Szczegóły publikacji

Opis bibliograficzny

Fractional spurious tones analysis of the space-time averaging PLL / Radosław Wiliński, Paweł GRYBOŚ // W: MIXDES 2025 [Dokument elektroniczny] : 32nd international conference on Mixed Design of integrated circuits and systems : 26-27 June 2025, Szczecin, Poland / ed. by Wojciech Tylman. — Wersja do Windows. — Dane tekstowe. — Łódź : Lodz University of Technology ; IEEE, cop. 2025. — e-ISBN: 978-83-63578-27-5. — S. 143–149. — Wymagania systemowe: Adobe Reader. — Bibliogr. s. 149, Abstr. — Publikacja dostępna online od: 2025-07-30

Autorzy (2)

Słowa kluczowe

space time averagingfractional phase locked loopfractional spurious tonesquantization errors

Dane bibliometryczne

ID BaDAP161041
Data dodania do BaDAP2025-07-21
Tekst źródłowyURL
DOI10.23919/MIXDES66264.2025.11092226
Rok publikacji2025
Typ publikacjimateriały konferencyjne (aut.)
Otwarty dostęptak
WydawcyInstitute of Electrical and Electronics Engineers (IEEE), Politechnika Łódzka

Abstract

This article presents a step-by-step process for modeling and analyzing the Space-Time Averaging Phase-Locked Loop architecture, which enables fractional frequency synthesis while significantly reducing the quantization error caused by fractional division. This reduction is achieved through the use of spatial averaging implemented as array of dividers, phase-frequency detectors, and charge pumps. A tree-structured, switching-block-based digital encoder is employed to generate the control signals for the dividers. The critical part of the design from the loop dynamics point of view is implemented at the transistor level using TSMC 40nm CMOS technology, while the reminder is modeled in the Verilog-A Hardware Description Language. The analysis focuses primarily on the fractional spurious tones originating from the quantization error. The Discrete Fourier Transform is used to obtain the output frequency spectra of the space-time and time averaging PLL to evaluate the effectiveness of spatial averaging in reducing quantization noise.

Publikacje, które mogą Cię zainteresować

fragment książki
#161039Data dodania: 21.7.2025
Design of the charge-sampling multiplying PLL in CMOS 40 nm / Jakub Zając, Piotr KMON // W: MIXDES 2025 [Dokument elektroniczny] : 32nd international conference on Mixed Design of integrated circuits and systems : 26-27 June 2025, Szczecin, Poland / ed. by Wojciech Tylman. — Wersja do Windows. — Dane tekstowe. — Łódź : Lodz University of Technology ; IEEE, cop. 2025. — e-ISBN: 978-83-63578-27-5. — S. 98–102. — Wymagania systemowe: Adobe Reader. — Bibliogr. s. 102. — Publikacja dostępna online od: 2025-07-30
fragment książki
#161040Data dodania: 21.7.2025
Recording channel parameters influence analysis on time-related X-ray based measurements in CMOS 40 nm / Filip KSIĘŻYC, Piotr KMON // W: MIXDES 2025 [Dokument elektroniczny] : 32nd international conference on Mixed Design of integrated circuits and systems : 26-27 June 2025, Szczecin, Poland / ed. by Wojciech Tylman. — Wersja do Windows. — Dane tekstowe. — Łódź : Lodz University of Technology ; IEEE, cop. 2025. — e-ISBN: 978-83-63578-27-5. — S. 126–130. — Wymagania systemowe: Adobe Reader. — Bibliogr. s. 129–130, Abstr. — Publikacja dostępna online od: 2025-07-30