Szczegóły publikacji

Opis bibliograficzny

Wieloprocesorowa architektura procesorów sygnałowych dla potrzeb przetwarzania obrazów w czasie rzeczywistym — Multiprocessor architecture of digital signal processors for real-time image processing / Kazimierz WIATR // Kwartalnik Elektroniki i Telekomunikacji = Electronics and Telecommunications Quarterly ; ISSN 0867-6747. — 2003 — t. 49 z. 2, s. 135–161. — Bibliogr. s. 160–161, Summ.

Autor

Słowa kluczowe

EN: multi-processor system architecturereal time systemsimage processing
PL: przetwarzanie obrazówsystemy czasu rzeczywistegoarchitektury systemów wieloprocesorowych

Dane bibliometryczne

ID BaDAP15871
Data dodania do BaDAP2004-03-22
Tekst źródłowyURL
Rok publikacji2003
Typ publikacjiartykuł w czasopiśmie
Otwarty dostęptak
Czasopismo/seriaKwartalnik Elektroniki i Telekomunikacji = Electronics and Telecommunications Quarterly

Abstract

Author made vision systems with high-speed algorithm realization for real-time systems. Author has dedicated pipelined architecture of specialized hardware processors for image preprocessing and therefore in this work author concentrated on the middle and high level image processing. In particular author's group implemented these levels algorithms in the DSP processors – design and made multiprocessor unit used Motorola signal processors DSP56001 and Texas Instruments crossbar switch 74ABT16863 for connections image data between these processors. Paper presents detailed architecture of this multiprocessor unit and image data transfer protocols implemented in this system.

Streszczenie

Przedmiotem prac badawczych autora są systemy wizyjne przeznaczone dla potrzeb systemów czasu rzeczywistego, w których wymagana jest bardzo szybka realizacja złożonych algorytmów przetwarzania. Ponieważ autor dysponuje wysoko wydajną architekturą potokową specjalizowanych procesorów sprzętowych do wstępnego przetwarzania obrazów, w sferze referowanych badań skupiono się na realizacji zadań średniego i wysokiego poziomu przetwarzania obrazów. W szczególności podjęto próbę ich implementacji w procesorach sygnałowych. Biorąc pod uwagę wcześniejsze doświadczenia autora w zakresie szybkiej realizacji zadań przetwarzania obrazu próbowano przyspieszyć pracę jednostek obliczeniowych (procesory sygnałowe) oraz transmisję danych wizyjnych pomiędzy nimi (architektura wieloprocesorowa). W wyniku tych prac opracowano moduł wieloprocesorowy zbudowany w oparciu o procesory sygnałowe DSP56001 firmy Motorola oraz zestaw krosownic 74ABT16863 służących do przełączania danych wizyjnych podlegających przetwarzaniu pomiędzy tymi procesorami. Pełne wykorzystanie mocy obliczeniowej procesorów, szczególnie w systemach gdzie zainstalowano ich większą liczbę, związane jest z jednej strony z maksymalnym dostosowaniem architektury ich połączeń do potrzeb realizowanego zadania obliczeniowego, z drugiej zaś z zastosowaniem odpowiednich trybów i protokołów transmisji. W szczególności podjęto próbę ich implementacji w opracowanej architekturze wieloprocesorowej procesorów sygnałowych.

Publikacje, które mogą Cię zainteresować

artykuł
#15868Data dodania: 24.3.2004
Rekonfigurowalny kwantyzator wektorowy do kodowania obrazów w czasie rzeczywistym — Reconfigurable vector quantizer for image compression in real-time systems / Paweł RUSSEK, Kazimierz WIATR // Kwartalnik Elektroniki i Telekomunikacji = Electronics and Telecommunications Quarterly ; ISSN 0867-6747. — 2003 — t. 49 z. 3, s. 355–372. — Bibliogr. s. 372, Summ.
artykuł
#3868Data dodania: 18.4.2001
Implementacja sprzętowa skalowanego systemu kodowania obrazów wizyjnych wielkiej rozdzielczości w czasie rzeczywistym — Harware implementation of scaling system for super high definition image in real-time coding / Kazimierz WIATR, Paweł RUSSEK // Kwartalnik Elektroniki i Telekomunikacji = Electronics and Telecommunications Quarterly ; ISSN 0867-6747. — 2000 — t. 46 z. 1, s. 63–79. — Bibliogr. s. 78–79, Streszcz., Summ.