Szczegóły publikacji

Opis bibliograficzny

Implementacja sprzętowa skalowanego systemu kodowania obrazów wizyjnych wielkiej rozdzielczości w czasie rzeczywistym — Harware implementation of scaling system for super high definition image in real-time coding / Kazimierz WIATR, Paweł RUSSEK // Kwartalnik Elektroniki i Telekomunikacji = Electronics and Telecommunications Quarterly ; ISSN 0867-6747. — 2000 — t. 46 z. 1, s. 63–79. — Bibliogr. s. 78–79, Streszcz., Summ.

Autorzy (2)

Słowa kluczowe

EN: image compressionreal time systemsprogrammable logic deviceimage processing
PL: układy programowalnekompresja obrazówprzetwarzanie obrazówsystemy czasu rzeczywistego

Dane bibliometryczne

ID BaDAP3868
Data dodania do BaDAP2001-04-18
Tekst źródłowyURL
Rok publikacji2000
Typ publikacjiartykuł w czasopiśmie
Otwarty dostęptak
Czasopismo/seriaKwartalnik Elektroniki i Telekomunikacji = Electronics and Telecommunications Quarterly

Streszczenie

W pracy przedstawiono problematykę kodowania obrazów wideo wielkiej rozdzielczości SHD (ang. super high definition) w oparciu o metodę falkową, nazwaną od nazwiska jej twórcy metodą Shapiro lub metodą EZW (ang. embedded zero - tree wavelet). Jednocześnie przedstawiono zagadnienie skalowanego kodowania obrazów i wskazano obszary zastosowania tego rodzaju kodowania. Ukazano także zalety metody Shapiro przy spełnieniu wymogu skalowalności, stawianego kodowaniu. Na tle powyższych rozważań przedstawiono możliwość realizacji kodera sygnału wideo w oparciu o architekturę przetwarzania danych typu MISD (ang. Multiple Instruction - stream Single Data - stream). Przedstawiona architektura kodera cechuje się dużą szybkością realizacji algorytmu kompresji obrazu metodą EZW. Cecha ta kwalifikuje przedstawioną architekturę do kodowania obrazów wielkiej rozdzielczości w trybie czasu rzeczywistego, a obecne prace autorów to implementacja tej architektury w strukturach programowalnych FPGA o wielkich pojemnościach.

Abstract

This paper deals withe the problems related to real - time image coding. In particular authors presents scaling system of SHD (Super High Definition) image coding. The work concerns with Embedded Zero - tree Wavelet (EZW) coding algorithm. EZW method in implemented in multiprocessors MISD (Multiple - stream Single Data - stream) architecture by authors. MISD architecture application guarantee very high speed realisation of image coding algorithm. This aspect recommends MISD architecture for SHD image coding in real - time computation. The subject of coded datastream scalability is also mentioned. Authors implement presented system in the high capacity FPGA structures. The presented work is a contribution to worldwide intense research on developing dedicated "Custom Computing Machines". The work is supported by the Polish Science Committee.

Publikacje, które mogą Cię zainteresować

artykuł
#15868Data dodania: 24.3.2004
Rekonfigurowalny kwantyzator wektorowy do kodowania obrazów w czasie rzeczywistym — Reconfigurable vector quantizer for image compression in real-time systems / Paweł RUSSEK, Kazimierz WIATR // Kwartalnik Elektroniki i Telekomunikacji = Electronics and Telecommunications Quarterly ; ISSN 0867-6747. — 2003 — t. 49 z. 3, s. 355–372. — Bibliogr. s. 372, Summ.
artykuł
#40635Data dodania: 10.10.2008
Implementacja sieci neuronowych w układach programowalnych FPGA dla potrzeb przetwarzania obrazów w czasie rzeczywistym — Neural networks implementation in FPGA programmable chips for real-time image processing / Kazimierz WIATR, Paweł CHWIEJ // Kwartalnik Elektroniki i Telekomunikacji = Electronics and Telecommunications Quarterly ; ISSN 0867-6747. — 2006 — t. 52 z. 1, s. 115–128. — Bibliogr. s. 127–128, Summ.