Szczegóły publikacji

Opis bibliograficzny

Czasy realizacji algorytmów PID2DOF w sterownikach serii S7 — Speed of the PID algorithm written in Structured Control Language (SCL) / Józef GROMBA, Grzegorz SIEKLUCKI, Sylwester SOBIERAJ // Przegląd Elektrotechniczny / Stowarzyszenie Elektryków Polskich ; ISSN 0033-2097. — 2019 — R. 95 nr 9, s. 193–197. — Bibliogr. s. 197, Streszcz., Abstr.

Autorzy (3)

Słowa kluczowe

EN: PLCtime of algorithm calculationPID anti-windupSiemens S7
PL: PLCczas obliczeń algorytmuPID anti-windupSiemens S7

Dane bibliometryczne

ID BaDAP124514
Data dodania do BaDAP2019-09-24
Tekst źródłowyURL
DOI10.15199/48.2019.09.41
Rok publikacji2019
Typ publikacjiartykuł w czasopiśmie
Otwarty dostęptak
Creative Commons
Czasopismo/seriaPrzegląd Elektrotechniczny

Streszczenie

Celem artykułu jest analiza szybkości działania algorytmu PID napisanego w języku Structured Control Language (SCL) i porównanie go z dostępnym w TIA Portal rozwiązaniem. Porównanie zostało wykonane na kilku platformach CPU S7 oraz na symulatorze sterowników PLCSIM. Jednocześnie artykuł powinien zachęcić producentów PLC do wdrożenia nowych prostszych rozwiązań algorytmów regulacyjnych oraz sterujących.

Abstract

The aim of the article is to analyze the speed of the PID algorithm written in Structured Control Language (SCL) and compare it with the available solution in the TIA Portal. The comparison was made on several CPU S7 platforms and controllers simulator PLCSIM. At the same time, the article should encourage PLC manufacturers to implement new simpler solutions, ie many available algorithms control algorithms. “The times of PID2DOF algorithms calculation in S7 controller”.

Publikacje, które mogą Cię zainteresować

artykuł
#126147Data dodania: 13.1.2020
Pomiar i analiza czasu wykonania algorytmów PID2DOF w sterownikach Siemens S7-1500 — Measurement and analysis of the calculation time of PID2DOF algorithms in Siemens s7-1500 controllers / Józef GROMBA, Grzegorz SIEKLUCKI, Sylwester SOBIERAJ // Przegląd Elektrotechniczny / Stowarzyszenie Elektryków Polskich ; ISSN 0033-2097. — 2019 — R. 95 nr 11, s. 250–253. — Bibliogr. s. 253, Streszcz., Abstr. — J. Gromba - dod. afiliacja: F. H. U. Auspol
artykuł
#131272Data dodania: 5.12.2020
Pomiar krótkich odcinków czasu z wykorzystaniem przetwornika czas-cyfra w architekturze Verniera z oscylatorami pierścieniowymi w technologii CMOS 28 nm — Time of arrival measurement using ring oscillator-based Vernier time-to-digital converter in 28 nm CMOS / Łukasz A. KADŁUBOWSKI, Piotr KMON // Przegląd Elektrotechniczny / Stowarzyszenie Elektryków Polskich ; ISSN 0033-2097. — 2020 — R. 96 nr 12, s. 115–118. — Bibliogr. s. 118, Streszcz., Abstr.