Szczegóły publikacji

Opis bibliograficzny

Wykorzystanie akceleracji sprzętowej przy implementacji metryk podobieństwa tekstów — The use of a hardware accelerator for implementation of text resemblance metrics / Łukasz Iwanecki, Sebastian KORYCIAK, Agnieszka DĄBROWSKA-BORUCH, Kazimierz WIATR // Pomiary, Automatyka, Kontrola / Stowarzyszenie Inżynierów i Techników Mechaników Polskich. Sekcja Metrologii, Polskie Stowarzyszenie Pomiarów Automatyki i Robotyki POLSPAR ; ISSN 0032-4140. — 2014 — vol. 60 nr 7, s. 426–428. — Bibliogr. s. 428, Streszcz., Abstr.

Autorzy (4)

Słowa kluczowe

EN: ARMhardware accelerationtext classificationFPGA
PL: klasyfikacja tekstuARMFPGAakceleracja sprzętowa

Dane bibliometryczne

ID BaDAP91659
Data dodania do BaDAP2015-09-10
Rok publikacji2014
Typ publikacjiartykuł w czasopiśmie
Otwarty dostęptak
Czasopismo/seriaPomiary Automatyka Kontrola

Streszczenie

Artykuł opisuje badania na temat klasyfikatorów tekstów. Zadanie polegało na zaprojektowaniu akceleratora sprzętowego, który przyspieszyłby proces klasyfikacji tekstów pod względem znaczeniowym. Projekt został podzielony na dwie części. Celem części pierwszej było zaproponowanie sprzętowej implementacji algorytmu realizującego metrykę do obliczania podobieństwa dokumentów. W drugiej części zaprojektowany został cały systemem akceleratora sprzętowego. Kolejnym etapem projektowym jest integracja modelu metryki z system akceleracji.

Abstract

The aim of this project is to propose a hardware accelerating system to improve the text categorization process. Text categorization is a task of categorizing electronic documents into the predefined groups, based on the content. This process is complex and requires a high performance computing system and a big number of comparisons. In this document, there is suggested a method to improve the text categorization using the FPGA technology. The main disadvantage of common processing systems is that they are single-threaded – it is possible to execute only one instruction per a single time unit. The FPGA technology improves concurrence. In this case, hundreds of big numbers may be compared in one clock cycle. The whole project is divided into two independent parts. Firstly, a hardware model of the required metrics is implemented. There are two useful metrics to compute a distance between two texts. Both of them are shown as equations (1) and (2). These formulas are similar to each other and the only difference is the denominator. This part results in two hardware models of the presented metrics. The main purpose of the second part of the project is to design a hardware accelerating system. The system is based on a Xilinx Zynq device. It consists of a Cortex-A9 ARM processor, a DMA controller and a dedicated IP Core with the accelerator. The block diagram of the system is presented in Fig.4. The DMA controller provides duplex transmission from the DDR3 memory to the accelerating unit omitting a CPU. The project is still in development. The last step is to integrate the hardware metrics model with the accelerating system.

Publikacje, które mogą Cię zainteresować

artykuł
#32881Data dodania: 11.5.2007
Implementacja standardu szyfrowania AES w układzie FPGA dla potrzeb sprzętowej akceleracji obliczeń — The AES ciper standard implementation on FPGA for hardware accelerated computing / Artur Gielata, Paweł RUSSEK, Kazimierz WIATR // Pomiary, Automatyka, Kontrola / Stowarzyszenie Inżynierów i Techników Mechaników Polskich. Sekcja Metrologii, Polskie Stowarzyszenie Pomiarów Automatyki i Robotyki POLSPAR ; ISSN 0032-4140. — 2007 — vol. 53 nr 5, s. 48–50. — Bibliogr. s. 50, Streszcz., Abstr. — KNWS'07 : informatyka – sztuka czy rzemiosło : czwarta Konferencja Naukowa oraz Warsztaty Szkoleniowe Instytutu Informatyki i Elektroniki : Szklarska Poręba, 22–25 maja 2007 r. / pod red. nauk. Mariana Adamskiego ; Uniwersytet Zielonogórski. Instytut Informatyki i Elektroniki. — Warszawa : Agenda Wydawnicza SIMP, 2007
artykuł
#91655Data dodania: 10.9.2015
Komunikacja ze sprzętowym akceleratorem haszowania n-gramów dla procesora ARM z wykorzystaniem portu ACP — Communication with an n-gram hashing hardware acceleraator for the ARM using ACP / Maciej Barszczowski, Sebastian KORYCIAK, Agnieszka DĄBROWSKA-BORUCH, Kazimierz WIATR // Pomiary, Automatyka, Kontrola / Stowarzyszenie Inżynierów i Techników Mechaników Polskich. Sekcja Metrologii, Polskie Stowarzyszenie Pomiarów Automatyki i Robotyki POLSPAR ; ISSN 0032-4140. — 2014 — vol. 60 nr 7, s. 486–488. — Bibliogr. s. 488, Streszcz., Abstr.