Szczegóły publikacji
Opis bibliograficzny
Comparative analysis of CSA core architectures for time-based measurements in CMOS 40 nm — Analiza porównawcza rdzeni wzmacniaczy ładunkowych do zastosowań w pomiarach czasowych w technologii CMOS 40 nm / Filip KSIĘŻYC, Piotr KMON // W: XXIV KKE [Dokument elektroniczny] : Krajowa Konferencja Elektroniki : Darłowo, 08.06–12.06.2025 : program konferencji. — Wersja do Windows. — Dane tekstowe. — [Gdynia : Uniwersytet Morski], [2025]. — Dysk Flash. — S. [284–287]. — Wymagania systemowe: Adobe Reader. — Bibliogr. s. [287], Abstr., Streszcz. — Afiliacja Autorów: Akademia Górniczo-Hutnicza im. Stanisława Staszica w Krakowie
Autorzy (2)
Słowa kluczowe
Dane bibliometryczne
| ID BaDAP | 161034 |
|---|---|
| Data dodania do BaDAP | 2025-07-21 |
| Rok publikacji | 2025 |
| Typ publikacji | materiały konferencyjne (aut.) |
| Otwarty dostęp | |
| Wydawca | Uniwersytet Morski w Gdyni |
Streszczenie
Niniejszy artykuł przedstawia wyniki symulacji dwóch powszechnie stosowanych rdzeni wzmacniaczy ładunkowych (CSA) – wzmacniacza w architekturze zawiniętej kaskodu oraz wzmacniacza z kaskodowanym inwerterem, zaprojektowanych w technologii CMOS 40 nm. Artykuł koncentruje się na porównaniu tych rdzeni z punktu widzenia pomiarów opartych o pomiar czau. Omówiono wzmocnienie, liniowość, szumy wewnętrzne oraz jitter czasowy, a także przedstawiono wyniki porównania.
Abstract
This paper describes simulation results of two commonly used charge sensitive amplifier (CSA) cores – folded cascode amplifier and cascoded inverter amplifier architectures designed in CMOS 40nm process. Paper focuses on these cores comparison from the time based measurement point of view. The gain, linearity, internal noise, and time jitter are discussed and comparison results are provided.