Szczegóły publikacji

Opis bibliograficzny

Procesory z dynamicznie programowaną przez użytkownika listą rozkazów implementowane w układach FPGA — Processors with dynamic reconfigurable instructions list programmable by user implemented in FPGA stuctures / Kazimierz WIATR // Kwartalnik Elektroniki i Telekomunikacji = Electronics and Telecommunications Quarterly ; ISSN 0867-6747. — 2003 — t. 49 z. 2, s. 177–199. — Bibliogr. s. 197–198, Summ.

Autor

Słowa kluczowe

EN: dedicated architecture of computation elementsspecialized processorsprogrammable logic device
PL: procesory specjalizowanearchitektury dedykowane elementów obliczeniowychprogramowalne układy logiczne

Dane bibliometryczne

ID BaDAP15873
Data dodania do BaDAP2004-03-22
Tekst źródłowyURL
Rok publikacji2003
Typ publikacjiartykuł w czasopiśmie
Otwarty dostęptak
Czasopismo/seriaKwartalnik Elektroniki i Telekomunikacji = Electronics and Telecommunications Quarterly

Abstract

Paper presents processor with dynamic reconfigurable instructions list implemented in programmable structure FPGA. FPGA chips configurations remember in the internal static RAM and therefore these configurations we can change much time. This propriety permits dynamic reconfiguration these chips. In particular in FPGA chips we can implemented general-purpose processor and instructions list in every time maybe configure for user or by user. Author's group made automated tools for design these processors used hardware design language VHDL. Paper presents example of processors with implementation selected instructions list.

Streszczenie

W niniejszym artykule przedstawiono koncepcję implementacji w strukturze programowalnej FPGA procesora z dynamicznie kształtowaną listą rozkazów. Układy programowalne FPGA swoją konfigurację mają zapisywaną w trakcie programowania w wewnętrznej pamięci statycznej RAM i dlatego można wielokrotnie zmieniać tę konfigurację. Pozwala to na dynamiczne kształtowanie konfiguracji tego układu. W szczególności możemy w takim układzie zaimplementować procesor ogólnego przeznaczenia, przy czym lista rozkazów takiego procesora może być każdorazowo kształtowana przez użytkownika. Opracowano środowisko do automatycznego projektowania takich procesorów z wykorzystaniem języka opisu sprzętu VHDL. W artykule podano także przykładową implementację wybranej listy rozkazów.

Publikacje, które mogą Cię zainteresować

artykuł
#7744Data dodania: 28.1.2002
Układy mnożące przez stały współczynnik implementowane w układach programowalnych FPGA — Constant coefficient multiplication in FPGA structures / Kazimierz WIATR, Ernest JAMRO // Kwartalnik Elektroniki i Telekomunikacji = Electronics and Telecommunications Quarterly ; ISSN 0867-6747. — 2001 — t. 47 z. 2, s. 233–253. — Bibliogr. s. 252, Summ.
artykuł
#15867Data dodania: 24.3.2004
Implementacja operacji konwolucji o stałych współczynnikach w układach FPGA — Convolution with constant coefficient implemented in FPGA chips / Ernest JAMRO, Kazimierz WIATR // Kwartalnik Elektroniki i Telekomunikacji = Electronics and Telecommunications Quarterly ; ISSN 0867-6747. — 2003 — t. 49 z. 3, s. 295–315. — Bibliogr. s. 314, Summ.