Szczegóły publikacji

Opis bibliograficzny

Implementacja algorytmu segmentacji metodą detekcji działów wodnych w układzie FPGA — Watershed image segmentation algorithm implementation in an FPGA device / Jerzy KASPEREK, Rafał Patury, Paweł J. RAJDA // Pomiary, Automatyka, Kontrola / Stowarzyszenie Inżynierów i Techników Mechaników Polskich. Sekcja Metrologii, Polskie Stowarzyszenie Pomiarów Automatyki i Robotyki POLSPAR ; ISSN 0032-4140. — 2006 — nr 7bis wyd. spec. dod., s. 5–7. — Bibliogr. s. 7, Streszcz., Abstr. — RUC-2006 : Reprogramowalne Układy Cyfrowe : IX konferencja naukowa : Szczecin, 18–19 maja 2006. — Warszawa : Agenda Wydawnicza SIMP, 2006

Autorzy (3)

Dane bibliometryczne

ID BaDAP41341
Data dodania do BaDAP2008-11-12
Rok publikacji2006
Typ publikacjireferat w czasopiśmie
Otwarty dostęptak
Czasopismo/seriaPomiary Automatyka Kontrola

Abstract

The proposed paper presents the implementation of the watershed image segmentation algorithm in a high capacity Virtex II FPGA device. Presented work is a part of the image processing system dedicated to left ventricle parameters detection based on echocardiographic data. Authors present local watershed transform which gives possibilities for paralellisation and profiting from the programmable devices computing resources.

Streszczenie

Artykuł przedstawia implementację algorytmu segmentacji metodą detekcji działów wodnych (ang. watershed) w układzie FPGA Virtex II firmy Xilinx. Przedstawiana praca jest częścią systemu wizyjnego realizującego detekcję granic lewej komory serca na podstawie wyników badania echokardiograficznego dokonywaną w celu ilościowego opisania parametrów pracy serca. Autorzy przedstawiają implementację metody detekcji działów wodnych opartą na warunku lokalnym, dającą szansę na zrównoleglenie obliczeń i wykorzystanie możliwości obliczeniowych układów rekonfigurowalnych.

Publikacje, które mogą Cię zainteresować

artykuł
#37307Data dodania: 9.2.2008
Implementacja algorytmu szkieletyzacji w układzie FPGA — Skeletonization hardware implementation in FPGA device / Bartłomiej Świerczek, Jerzy KASPEREK, Paweł J. RAJDA // Pomiary, Automatyka, Kontrola / Stowarzyszenie Inżynierów i Techników Mechaników Polskich. Sekcja Metrologii, Polskie Stowarzyszenie Pomiarów Automatyki i Robotyki POLSPAR ; ISSN 0032-4140. — 2007 — vol. 53 nr 7, s. 75–77. — Bibliogr. s. 77, Streszcz., Abstr.
artykuł
#78883Data dodania: 3.1.2014
Implementacja sprzętowa odejmowania tła metodą ViBe w układzie FPGA — Hardware implementation of the ViBe background subtraction method in FPGA / Tomasz KRYJAK, Marek GORGOŃ // Pomiary, Automatyka, Kontrola / Stowarzyszenie Inżynierów i Techników Mechaników Polskich. Sekcja Metrologii, Polskie Stowarzyszenie Pomiarów Automatyki i Robotyki POLSPAR ; ISSN 0032-4140. — 2013 — vol. 59 nr 11, s. 1191–1194. — Bibliogr. s. 1194, Streszcz., Abstr.