Szczegóły publikacji
Opis bibliograficzny
Development of a 10-bit ultra-low power SAR ADC with programmable threshold in 130 nm CMOS technology / Patryk Prus, Mirosław FIRLEJ, Tomasz FIUTOWSKI, Marek IDZIK, Jakub MOROŃ, Krzysztof ŚWIENTEK // Journal of Instrumentation [Dokument elektroniczny]. — Czasopismo elektroniczne ; ISSN 1748-0221. — 2025 — vol. 20 no. 1 art. no. C01009, s. [1], 1-5. — Wymagania systemowe: Adobe Reader. — Bibliogr. s. 5, Abstr. — Publikacja dostępna online od: 2025-01-10. — Topical workshop on electronics for particle physics : Glasgow, U. K., 30 September-4 October 2024
Autorzy (6)
Słowa kluczowe
Dane bibliometryczne
| ID BaDAP | 158415 |
|---|---|
| Data dodania do BaDAP | 2025-03-31 |
| Tekst źródłowy | URL |
| DOI | 10.1088/1748-0221/20/01/C01009 |
| Rok publikacji | 2025 |
| Typ publikacji | referat w czasopiśmie |
| Otwarty dostęp | |
| Creative Commons | |
| Czasopismo/seria | Journal of Instrumentation |
Abstract
The design and simulation results of an ultra-low power, fast 10-bit Successive Approximation Register (SAR) Analog-to-Digital Converter (ADC) in CMOS 130 nm technology are presented. This ADC is an extension of an experimentally verified 10-bit SAR ADC (INL, DNL < 0.5 LSB, ENOB > 9.5), working up to 50 MSps and consuming 680 μW at 40 MSps. The goal of the present work was to add a programmable threshold for the processed input signal, to stop the conversion and thus greatly reduce power consumption in case the signal is below the threshold. The new ADC works up to around 40 MSps and consumes around 350 μW at 40 MSps for low particle occupancy.