Szczegóły publikacji
Opis bibliograficzny
Analysis of conversion time in asynchronous successive charge redistribution ADC with varying rate of charge transfer / Dariusz KOŚCIELNIK, Marek MIŚKOWICZ, Jakub SZYDUCZYŃSKI, Mirosław Pawlak // W: ICSEE 2016 [Dokument elektroniczny] : International Conference on the Science of Electrical Engineering : 16-18 November 2016, [Eilat, Israel]. — Wersja do Windows. — Dane tekstowe. — [Israel] : IEEE, cop. 2016. — ISBN: 978-1-5090-2153-6 ; e-ISBN: 978-1-5090-2152-9 . — S. [1–5]. — Wymagania systemowe: Adobe Reader. — Bibliogr. s. 5, Abstr.
Autorzy (4)
- AGHKościelnik Dariusz
- AGHMiśkowicz Marek
- AGHSzyduczyński Jakub
- Pawlak Mirosław
Słowa kluczowe
Dane bibliometryczne
| ID BaDAP | 104130 |
|---|---|
| Data dodania do BaDAP | 2017-02-21 |
| Tekst źródłowy | URL |
| DOI | 10.1109/ICSEE.2016.7806130 |
| Rok publikacji | 2016 |
| Typ publikacji | materiały konferencyjne (aut.) |
| Otwarty dostęp | |
| Konferencja | International Conference on the Science of Electrical Engineering |
Abstract
The paper addresses a technique of asynchronous analog-to-digital conversion based on event-driven varying rate successive charge redistribution in the binary-scaled capacitor array. The contribution of the paper is the analytical evaluation of the conversion time for time-to-digital converter (SCR-TDC) versus input time interval. The presented analysis shows that the maximum conversion time of the SCR-TDC with varying rate of charge redistribution is higher than the maximum of input time interval that can be converted by the relevant converter.